<ISSCC2005
報告会>
日時: 2005年3月18日(金) 9:30-17:45
会場: 東京大学本郷キャンパス 武田先端知ビル5階武田ホール
主催: Japan Chapter, IEEE Solid-State Circuits
Society
協賛: ISSCC Far-East Regional
Committee
<<午前の部>> 座長 柴田 直(東京大学)
9:30-9:35
はじめに
柴田 直(東京大学)
9:35-10:00
ISSCC2005Overview
飯塚 邦彦(シャープ)
10:00-10:30
A
3.1 to 5GHz CMOS DSSS UWB Transceiver for WPANs
飯田幸生(ソニー)
10:30-11:00
A
10bit 125MS/s 40mW Pipeline ADC in 0.18um CMOS
吉岡正人(富士通研究所)
11:00-11:30
A Wireless
Bio-sensing Chip for DNA Detection
矢澤義昭(日立製作所)
11:30-12:00
1.25Gb/s
Burst-Mode Receiver ICs with Quick Response for PON Systems
中村誠(NTT)
12:00-12:30
A Sheet-Type
Scanner Based on a 3D-Stacked Organic-Transistor Circuit Using Double Word-Line
and Bit-Line Structure
川口博(東京大学)
昼休み 12:30~13:30
<<午後の部 I>> 座長 藤島実(東大)
13:30-14:00
126mm2 4Gb Multi-Level AG-AND Flash Memory with 10MB/s
Programming Throughput
倉田英明(日立製作所)
14:00-14:30
0.3 to 1.5V
Embedded SRAM with Device-Fluctuation-Tolerant Access-Control and Cosmic Ray
Immune Hidden ECC
Scheme
鈴木利一(松下電器)
14:30-15:00
A 1/4.5” 3.1M Pixel FT-CCD with 1.56µm Pixel Size for
Mobile
Applications
小田真弘(三洋電機)
15:00-15:30
A
CMOS rotary encoder system based on magnetic pattern analysis with a resolution
of 10b per rotation
中野和洋(静岡大学)
休憩 15:30 - 15:45
<<午後の部 II>> 座長 古山透(東芝)
15:45-16:15
The Design and
Implementation of a First-Generation CELL Processor
山崎剛(ソニー)
16:15-16:45
A Streaming
Processing Unit for a CELL Processor
浅野滋博(東芝)
16:45-17:15
A
600MIPS 120mW 70µA Leakage Triple-CPU Mobile
Application Processor Chip
鳥居 淳(NEC)
17:15-17:45
An
H.264/MPEG-4 Audio/Visual CODEC LSI with Module-Wise Dynamic Voltage/Frequency
Scaling
藤吉敏英(東芝)
17:45
閉会
[お問い合せ先]
IEEE SSCS Japan Chapter Secretary: 藤島 実(fuji@k.u-tokyo.ac.jp)
Homepage:
http://homepage1.nifty.com/ieeetokyo/index.htm